现行 SJ/Z 11354-2006
集成电路模拟/混合信号IP核规范 集成电路模拟/混合信号IP核规范 Integrated circuit analog/mixed-signal IP core specification
发布日期:2006-09-26
实施日期:2006-12-01
分类信息
研制信息

归口单位: 信息产业部电子工业标准化研究所

起草单位: 集成电路IP核标准工作组

起草人: 岳素格、 叶以正

标准简介

本规范规定恶劣交付项及其相关的设计指南和数据格式,以便于已确定工艺的混合信号IP核(Intellectual Property Core,以下简称IP)进行测试、交换及集成。这些元件主要以数字系统芯片的应用作为目标。本规范还提供恶劣一个详细的交付项模型清单,以便于对工艺已确定的混合信号IP进行交换、集成及验证。数据格式的“使用领域”规定为集成电路中IP的创建、定义、交换以及集成的描述

相似标准/计划/法规
SJ/Z 11360-2006
集成电路IP核信号完整性规范
Integrated circuit IP core signal integrity specification
2006-09-26
集成电路混合信号模拟IP

最后更新时间 2025-08-30